Diodes 公司的 PCIe 7.0 时钟发生器为下一代 AI 基础设施实现低于 30fs的抖动
2026年05月07日 17:38 发布者:eechina
Diodes 公司(Diodes)(纳斯达克代码:DIOD)推出 PI6CG33A06,一款六输出、超低抖动时钟发生器,旨在满足PCIe Express(PCIe)7.0规范需求,同时兼容此前所有世代的PCIe规范。该器件于 PCI-SIG 开发者大会上发布,面向服务器、网络设备、高性能计算(HPC)系统,以及支撑下一代 AI 基础设施的数据中心平台。
PI6CG33A06产生精确的25MHz和100MHz参考时钟,并实现低于30飞秒(fs)的有效值抖动。这显著低于 PCIe 7.0 规范的最大 67fs要求,且较英特尔 CK440Q 规范所定义的 80fs 水平实现了大幅提升。这种超低抖动为系统设计提供更大的设计余量,帮助工程师在复杂 PCB 走线与连接器间应对信号完整性挑战。
该器件为 128.0 GT/s 的PCIe 链路提供稳定的参考时钟,满足 800G 与 1.6T 网络及先进 AI 加速器的带宽需求。在此速度下,精确的时序对于维持数据中心系统的性能与可靠性至关重要。
PI6CG33A06采用 Diodes 专有的低功耗高速电流转向逻辑(LP-HCSL)技术,并集成终端。与传统 HCSL 解决方案相比,该方案可将时钟相关功耗降低至少50%,并减轻高密度 AI 服务器机架的热负载。高度集成的设计最多可省去 24 个外部电阻,降低物料清单成本,简化 PCB 布局,并释放电路板空间,用于散热或增加计算与存储资源。
六个输出中每一个均包含独立的输出使能(OE)引脚,帮助设计人员更有效地管理功耗,并更灵活地控制系统运行。该器件支持 Intel CK440Q-Lite 规范,并设计用于现有的服务器时钟架构,使设计人员能复用经过验证的系统设计,同时提升时序性能与整体系统余量。
PCI-SIG总裁兼主席Al Yanes表示:“PCIe 7.0规范正将系统性能推向新高度,尤其是在人工智能与高带宽数据中心应用领域。PCIe 时钟发生器,包括Diodes的 PCIe 7.0 时钟发生器,有助于简化系统集成,以支持这些进步。”
PI6CG33A06 采用 40 引脚、5mm x 5mm VQFN(ZLF)封装。
如需在 PCI SIG 开发者大会期间与 Diodes 安排会谈,请访问: https://www.diodes.com/about/news/events/pcisig-2026。
