SI5335B-B05117-GMR 四通道时钟发生器/缓冲器 - TLV3201AQDCKRQ1 40ns单通道比较器
2025年09月22日 14:40 发布者:Mindy—mjd
SI5335B-B05117-GMR是一款高度灵活的时钟发生器,能够合成最高350 MHz的四个完全非整数相关频率。该器件有四组输出,每组支持一个差分对或两个单端输出。使用MultiSynth小数分频器专利技术,无论配置如何,所有输出都保证具有0 ppm频率合成误差,从而可以用一个器件取代多个时钟IC和晶体振荡器。SI5335B-B05117-GMR最多支持三种独立的引脚可选器件配置,允许一个器件取代三个独立的时钟发生器或缓冲IC。为了简化系统设计,提供多达五个用户可分配和引脚可选的控制引脚,支持PCIe兼容的扩频控制、主和/或独立输出使能、频率规划选择和器件复位。两种可选PLL环路带宽支持PCIe和DSL等应用中的抖动衰减。通过其灵活的ClockBuilder Pro web配置实用程序,工厂定制的pin控制设备可在两周内提供,没有最低订购量限制。
SI5335B-B05117-GMR特性
低功耗MultiSynth™技术实现四路独立任意频率合成
可配置为时钟发生器或时钟缓冲器
三种独立可配置、引脚可选的器件模式 高度可配置输出驱动器:支持最多四路差分输出、八路单端时钟输出或混合模式
低相位抖动:均方根值0.7ps
灵活输入参考:
外部晶体:25或27 MHz
CMOS输入:10至200 MHz
SSTL/HSTL输入:10至350 MHz
差分输入:10至350 MHz
独立可配置输出支持任意频率或格式:
LVPECL/LVDS/CML:1至350 MHz
HCSL:1至250 MHz
CMOS:1至200 MHz
SSTL/HSTL:1至350 MHz
每驱动器独立输出电压:1.5、1.8、2.5或3.3 V
单电源核心具备卓越电源抑制比:1.8、2.5、3.3 V
五个用户可配置引脚功能简化系统设计:SSENB(展频控制)、复位、主OEB或独立OEB,以及频率方案选择(FS1/FS0)
信号丢失报警
符合PCIe Gen 1/2/3/4通用时钟规范
符合PCIe Gen 3 SRNS规范
两种可选环路带宽设置:1.6 MHz或475 kHz
基于网页工具轻松定制
小尺寸封装:4×4 mm 24引脚QFN
低功耗(核心模式):
45 mA (PLL模式)
12 mA (缓冲模式)
宽工作温度范围:–40至+85 °C
SI5335B-B05117-GMR典型应用
以太网交换机/路由器
PCI Express Gen 1/2/3/4
PCIe抖动抑制
DSL抖动抑制
广播音视频时序控制
处理器与FPGA时钟生成
MSAN/DSLAM/PON
光纤通道、SAN
电信线路卡
1GbE与10GbE

明佳达 - SI5335B-B05117-GMR 四通道时钟发生器/缓冲器 - TLV3201AQDCKRQ1 40ns单通道比较器
TLV3201AQDCKRQ1 40ns、微功耗、轨到轨输入、单通道比较器
简介
TLV3201AQDCKRQ1是一款单通道比较器,它实现了高速度 (40ns) 与低功耗 (40μA) 的完美组合,两者均采用极小型封装,具有轨至轨输入、低偏移电压 (1mV) 和大输出驱动电流等 特性 。这些器件还很容易在响应时间至关重要的多种 应用 中实施。
TLV3201AQDCKRQ1特征
符合汽车应用 标准
具有符合 AEC Q100 的下列结果:
器件温度等级 1:环境工作温度范围为 –40°C 至 +125°C
器件 HBM ESD 分类等级 2 (TLV3201-Q1)
器件 HBM ESD 分类等级 3A (TLV3202-Q1)
器件 CDM ESD 分类等级 C5
低传播延迟:40ns
低静态电流:
每通道 40μA
输入共模扩展范围扩展到任一电源轨之上 200mV
低输入偏移电压:1mV
推挽输出
电源范围:2.7V 至 5.5V
小型封装:
5 引脚 SC70 和 8 引脚 VSSOP
TLV3201AQDCKRQ1应用
• 引擎控制单元 (ECU)
• 车身控制模块 (BCM)
• 电池管理系统 (BMS)
• HEV/EV 逆变器和电机控制
• 超声波测距和 LIDAR
• 转向和牵引控制器
• 乘员检测
• 信息娱乐系统