Altera为FPGA提供业界第一款集成100G EFEC解决方案

2011年03月08日 11:02    发布者:嵌入式公社
Altera公司今天宣布,开始提供业界第一款集成增强前向纠错(EFEC) IP内核,该内核针对高性能Stratix IV和Stratix V系列FPGA进行了优化。EFEC7和EFEC20是Altera Newfoundland技术中心 (以前的Avalon Microelectronics) 开发的多维IP内核,专门面向城域和长距离光传送网(OTN)等100G应用而设计。

当今的服务供应商将其10G城域和长距离OTN网络升级到100G速率,以支持视频数据越来越高的带宽需求,并且开始规划未来的400G应用。此外,这些骨干网络在光纤上的传输距离要延长25-50%,同时实现低功耗、低成本和低延时。Altera的EFEC IP内核满足了长距离传输所要求的性能和无误码需求。

Altera的EFEC7和EFEC20是超高增益、硬核判决FEC内核,增强了100G网络功能,是业界基于FPGA的最小的EFEC。EFEC7和EFEC20利用了Streaming Turbo Product Code BCH代码(SPC-BCH),符合G.709标准,增益在同类产品中是最好的。这两种EFEC的开销比分别为7%和20%,延长了传输距离,降低了传输功耗。Altera的SPC-BCH EFEC高效解决了与100G数据速率相关的复杂度等问题。
请访问http://www.altera.com.cn/end-markets/wireline/applications/otn/wil-optical-transport-network.html